首页资讯

化圆为方:台积电整合推 CoPoS 封装,面板尺寸最高 750x620mm

时间:2025-08-16 17:41 作者:莫轻浔

化圆为方:台积电整合推 CoPoS 封装,面板尺寸最高 750x620mm

IT之家 8 月 16 日消息,消息源 Digitime 昨日(8 月 15 日)发布博文,报道称台积电持续推进先进封装技术,正式整合 CoWoS 与 FOPLP,推出新一代“CoPoS”工艺。

首条 CoPoS 实验线将于 2026 年设立,量产预计落地嘉义 AP7 厂与美国亚利桑那州厂,最快 2028 年底至 2029 年上半年量产。

消息称 CoPoS 本质上是 CoWoS 的面板化升级,将芯片排列在大型方形基板上,取代传统圆形硅中介层,不仅能有效提升产能,还能大幅优化面积利用率与成本。


CoPoS 技术针对 AI 大尺寸芯片的封装挑战,创新采用玻璃或蓝宝石方形载具作为中介层,并在其上镀制 RDL(再分布层),支持更大光罩和更高集成度,有效缓解芯片尺寸扩大带来的翘曲(warpage)问题。

面板尺寸可达 310x310mm、515x510mm 甚至 750x620mm,远超传统 300mm 圆形晶圆,为 AI 芯片扩产和降低单位成本提供了技术支撑。


据半导体供应链消息,台积电已规划于 2026 年在采钰(台积电子公司)设立首条 CoPoS 实验线,而嘉义 AP7 厂的 P4、P5 厂则将作为量产据点,最快 2028 年底至 2029 年上半年实现量产。此外,台积在美国亚利桑那州也同步规划两座先进封装厂,分别以 SoIC 与 CoPoS 为主。

随着相关设备规格与订单量确定,全球供应链企业纷纷加入竞标行列,首波供应链名单囊括 KLA、TEL、Screen、Applied Materials、Disco 等国际大厂,以及印能、辛耘、弘塑、均华、致茂、志圣等 13 家台厂。

IT之家简要介绍下不同封装工艺:

Top

1、芦哲:消费还有哪些潜在空间?——7月经济数据点评,消费现状包括哪些方面

2、发展新能源汽车产业,北京市长提到的“独特优势”是什么?

3、暑期出游注意!这些不文明行为可能违法,外出旅游不文明行为

小编推荐

当前文章:http://www.share.tuanjian7.cn/FLL/detail/oswagw.html

相关阅读

网友评论

我要评论

发表
取消

莫轻浔